74LS112 PTH - Dual Flip-Flop JK
Simulador de Frete
- Calcular frete74LS112 PTH - Dual Flip-Flop JK
74LS112 FLIP-FLOP JK duplo - Este dispositivo contém dois flip-flops J-K independentes com borda negativa e saídas complementares. Os dados J e K são processados pelo flip-flop na borda descendente do pulso de clock. O disparo do relógio ocorre em um nível de voltagem e não está diretamente relacionado ao tempo de transição da borda descendente do pulso do relógio. Os dados nas entradas J e K podem ser alterados enquanto o relógio está HIGH ou LOW sem afetar as saídas, desde que os tempos de configuração e espera não sejam violados. Um baixo nível lógico nas entradas predefinidas ou claras irá definir ou redefinir as saídas, independentemente dos níveis lógicos das outras entradas.
Especificações do 74LS112:
- VDD range: 4.75V à 5.25V
- Fabricante: Variável de acordo com o estoque
- Encapsulamento: DIP
- Número de Pinos: 16
- Temperatura de funcionamento contínuo MIN: -55°C a 125°C
Para maiores informações acesse o Datasheet do produto
*Esse CI poderá ser enviado em outras variações de prefixo de acordo com o fabricante, como por exemplo HEF fabricante NXP, HCF fabricante ST, CD fabricante Texas Instruments, dentre outros. Ressaltamos que o prefixo refere-se apenas a marca, sendo eles equivalentes entre si, com funcionamento e dados tecnicos iguais. Caso você tenha preferência, entre em contato antes de efetuar sua compra para averiguarmos a disponibilidade do item com prefixo desejado em nosso estoque.
Confira todos os produtos da categoria CI's Lógica linha 74LS clicando aqui!
Código | M2J7K11 |
Estoque | 98 |
Categoria | 74LS |